PCIe 5.0-lanes Intel Core Ultra 200-cpu's blijken te langzaam voor snelste ssd's
In dit artikel:
Intel socket 1851-moederborden met Core Ultra 200-processors bieden PCIe 5.0-lanes voor M.2-slots die niet volledig de maximale snelheid van nieuwste PCIe 5.0-ssd's, zoals de Samsung 9100 PRO, benutten. Tests van TheSSDReview en Tweakers tonen aan dat waar op eerdere platforms zoals Intel Z790 en AMD moederborden leessnelheden tot circa 14 GB/s haalbaar zijn, op het nieuwe Z890-platform met Core Ultra 200 de leessnelheid beperkt blijft tot ongeveer 12,4 GB/s. De schrijfsnelheid ligt wel iets hoger, maar ook niet consistent optimaal.
Het verschil komt voort uit het unieke ontwerp van de Intel Core Ultra 200-cpu's, die uit meerdere tiles bestaan. De 16 PCIe-lanes voor de grafische kaart zijn direct verbonden met de cpu-tile via de soctile, met snelle verbindingen naar het geheugen. De intensieve M.2 PCIe 5.0-lanes (nummer 21 tot 24) komen echter uit een i/o-tile, die geen directe verbinding heeft met de cpu-tile en het geheugen, wat leidt tot hogere latency en daardoor lagere prestaties. Intel bevestigt deze oorzaak, maar acht een oplossing via firmware-update onwaarschijnlijk vanwege het hardwarematige ontwerp.
Alternatieven om toch maximale SSD-snelheden te realiseren, zijn het gebruik van riserkaarten die PCIe 5.0 lanes afsplitsen van het primaire x16-slot, wat vaak voor grafische kaarten bestemd is. Dit is werkbaar bij systemen zonder videokaart of via lane-splitting op moederborden met meerdere x16-slots, al gaat dit ten koste van de bandbreedte van de gpu. De bevindingen wijzen op een belangrijk compromis bij het nieuwe Core Ultra 200-platform tussen PCIe 5.0-prestaties van de M.2-ssd en de integratie van de processorarchitectuur met meerdere tiles. Gebruikers die maximale ssd-snelheden wensen, moeten rekening houden met deze beperking in het moederbord- en cpu-ontwerp.