Gerucht: topmodel Intel Core Ultra 400DX krijgt inderdaad 288MB cache
In dit artikel:
Een tweede doorgaans betrouwbare leaker meldt dat Intel werkt aan processors met een zogeheten Big Last Line Cache (bLLC), een cache-uitbreiding bedoeld als tegenhanger van AMD's 3D V-Cache. Eerder, in december 2025, suggereerde leaker Haze2K1 al meerdere bLLC-varianten; nu geeft Jaykihn — in samenwerking met VideoCardz — meer technische details en noemt hij vijf geplande SKU’s met deze techniek.
Volgens de informatie zou het topmodel in de Core Ultra 400(D)X‑serie tot ongeveer 288 MB cache krijgen. Dat resultaat bereikt Intel door prestatiecore-clusters gedeelde cache-slices te geven (elk slice bestaat uit twee eenheden van 12 MB) en elke efficiëntiecluster één 12 MB‑eenheid, gecombineerd met een chipletontwerp met twee compute‑tiles. Met bLLC kan Intel dus aanzienlijk meer geïntegreerde last‑level cache aanbieden dan tot nu toe gebruikelijk is.
Het doel van die extra cache is vooral betere gameprestaties: grotere L3‑capaciteit vermindert geheugenlatenties en kan framerates en consistentie in games verbeteren, iets waar AMD’s X3D‑cpu’s — die 64 MB extra 3D V‑Cache per chiplet bieden — al drie generaties lang voordeel uit halen. Intel wil de Nova Lake‑generatie eind dit jaar uitbrengen, maar het blijft belangrijk te melden dat het hier om gelekte informatie gaat en officiële bevestiging van Intel nog ontbreekt.